酷睿Ultra 200V内核解密:四个E核略大于一个P核
国外硬件专家Nemez利用B站网友“万扯淡”的底图,详细分析了Lunar Lake即酷睿Ultra 200V系列处理器的内部结构布局,其中大小核分布非常有意思。
酷睿Ultra 200V处理器分为计算模块、平台控制器模块,分别采用台积电3nm、6nm工艺,共同放置在台积电22nm制造的基底上。
计算模块面积为16.27×8.58=139.60平方毫米,平台控制器模块面积为11.51×3.97=45.69平方毫米,基底面积为16.77×13.10=219.69平方毫米。
计算模块
平台控制器模块
基底
它的另一大特点就是封装了两颗LPDDR5X内存,有利于节省主板面积与笔记本空间,从而做得更轻薄或放入更大电池,也有利于提高系统通信性能,降低延迟,还有利于大大降低整体功耗。
从分析图上可以看到,四个Lion Cove架构的P核位于计算模块的右侧边缘,中间夹着共享的12MB三级缓存,并分为四块,每块3MB。
每个核心自己有2.5MB二级缓存,也分成了两块。
旁边是四个为一组的Skymont架构的E核,集体共享12MB二级缓存,分成了三块。
对比来看,四个E核的面积稍微大于一个P核,这无疑是颇为值得称道的,因为上代四个E核面积约等于一个P核,而这一代E核的IPC性能整数提升了38%、浮点提升了68%,但面积却没有明显增大。
再往左是NPU AI引擎,分为六组NCE MAC阵列,每组猜测还是2MB缓存。
左侧边缘是GPU核显,一共八个Xe2 LPG架构的核心,以及分成两块的8MB二级缓存。
另外还有媒体引擎、显示引擎、8MB SLC系统缓存、128-bit LPDDR5X-8533内存控制器。
平台控制器模块内分布着PCIe 4.0/5.0控制器、雷电控制器、USB 3.x/2.0控制器、Wi-Fi与蓝牙控制器等。
平台控制器模块和和计算模块之间,通过两个模块桥接器(Tile Bridge)互相连接。
相关文章
- CAMM2内存性能实测:与标准DDR5几乎一模一样
- 时尚极简超频利器!科赋FIT V DDR5 6000内存条图赏
- KLEVV科赋 FIT V DDR5内存 6000MT/s评测:6400CL30达成 延迟低至59ns
- 七彩虹推出新款白羊座系列DDR5内存:星矢个性马甲设计
- 威刚发布XPG LANCER NEON RGB DDR5内存:60%覆盖RGB灯效
- 美光宣布单颗36GB HBM3E内存:惊人带宽1.2TB/s
- 酷睿Ultra 200K、Z890主板加速:DDR5冲上9200MHz!
- 阿斯加特全球首发CUDIMM DDR5-9600内存:马上破10GHz!
- 佰维发布CUDIMM DDR5-9200 CL42 24GB内存:不是最快 但它会亮
- 超频至9600MHz!七彩虹新款RIMM内存泄露